
VHDL-iga vooluringi disain
See põhjalik käsitlus VHDL-ist ja selle rakendustest reaalsete, tööstusstandarditele vastavate vooluringide projekteerimisel ja simuleerimisel on kolmandas väljaandes täielikult uuendatud ja laiendatud. Uute funktsioonide hulka kuuluvad kõik VHDL-2008 konstruktsioonid, ulatuslik digitaalvooluringide ülevaade, RTL-analüüs ja võrratu VHDL-näidete ja harjutuste kogu. Raamat keskendub VHDL-i kasutamisele, mitte ainult keelele endale, rõhuasetusega projekteerimisnäidetel ja laboriharjutustel.
Kolmas väljaanne algab digitaalahelate (kombinatoorsed, järjestikused, olekumasinad ja FPGA-d) üksikasjaliku ülevaatega, pakkudes seega iseseisvat ühtset teatmikku digitaalahelate disaini õpetamiseks VHDL-iga. VHDL-2008 käsitlemisel tehakse selget vahet sünteesiks mõeldud VHDL-i ja simulatsiooniks mõeldud VHDL-i vahel. Tekst pakub täielikke VHDL-koode näidete kujul, samuti simulatsioonitulemusi ja kommentaare. Oluliselt laiendatud näited ja harjutused hõlmavad paljusid varem avaldamata näiteid ning mitu füüsilist demonstratsiooni, mille eesmärk on õpilasi inspireerida ja motiveerida.
Raamat sobib VHDL-i ja digitaalahelate disaini bakalaureuse- ja magistriõppe üliõpilastele ning seda saab kasutada professionaalse teatmeteosena VHDL-i praktikutele. Seda saab kasutada ka digitaalsete VLSI-de siseste või akadeemiliste kursuste õppematerjalina.
